

# PRAKTIKUM 4

# IF AND CASE STATEMENT



Nama : Septian Bagus Jumantoro

Kelas : 1D4 - Teknik Komputer B

NRP : 3221600039

Dosen : Reni Soelistijorini B.Eng., MT.

Mata Kuliah : Praktikum Rangkaian Logika 2

Hari/Tgl. Praktikum: Jumat, 01 April 2022

#### 1. TUJUAN

- Mahasiswa dapat membuat progam dasar VHDL menggunakan if dan case statement.
- Mahasiswa dapat membuat rangkaian logika sederhana menggunakan if dan case statement.
- Mahasiswa dapat membuat RTL dari rangkaian logika.
- Mahasiswa dapat membuat simulasi testbench dari rangkaian logika.
- Mahasiswa dapat membuat Top Module dari rangkaian logika.

#### 2. TEORI

## Pemrograman VHDL menggunakan if statement

Ekspresi *if* adalah salah satu ekspresi kondisional. Pada pemrograman VHDL, ekspresi ini digunakan untuk mendeskripsikan perilaku dari rangkaian logika. Bentuk umum dari statemen *if* adalah sebagai berikut :

If statement adalah contoh sequential statement yang letaknya berada di dalam blok proses pada sebuah pemrograman VHDL

Sebuah blok proses diawali dengan:

#### **Process** (<sensitivity list>)

Dimana sensitivity list berisi semua sinyal yang akan di-generate di dalam proses blok.

#### VHDL menggunakan case statement

VHDL case statement digunakan untuk mendeskripsikan behavioral dari system digital. Case statement sering digunakan untuk memilih keadaan dengan banyak pilihan berdasarkan kondisi tertentu. Bentuk umum dari case statement adalah

```
[label:] -- opti onal label
case <expressi on>is
    when<choices>=><sequential statement>
    when<choices>=><sequential statement>
    .......
end case[label];
```

Case statement adalah contoh sebuah sequential statement yang harus terjadi pada process. Pada case statement, semua <choices> dari <expression> harus dimasukkan. Sebuah ekspresi <expression> sering menggunakan tipe STD\_LOGIC. Selanjutnya untuk pilihan case yang terakhir adalah

## *when others* =><*sequential statement*>

Dimana *Null* juga dapat digunakan pada <sequential statement>. Berikut contoh prioriti encoder dan decoder yang ditulis dalam *if* statement dan *case* statement.

#### a. if Statement

Program yang sama prioriti encoder dan decoder yang ditulis dengan *if statement* ditunjukan pada *script* 4.1 dan 4.2. *if statement* harus dimasukan di dalam blok *process*.

```
architecture if_arch of prio_encoder is
begin
    process(r)
    begin
        if (r (4) = ' 1' then pcode <= "100";
        elsif (r (3) = ' 1' then pcode <= "011";
        elsif (r (2) = ' 1' then pcode <= "010";
        elsif (r (1) = ' 1' then pcode <= "001";
        else pcode <= "000";
        end if;
    end process;
end if_arch;</pre>
```

Script 4. 1 Priority encoder menggunakan If Statement

```
architecture if_arch of decoder_2_4 is
begin
process(en,a)
begin
if (en='0') then y<="0000";
elsif (a="00") then y<= "0001";
elsif (a="01") then y<= "0010";
elsif (a="00") then y<= "0100";
else <= "1000";
end if;
end process;
end if_arch;</pre>
```

Script 4. 2 Decoder menggunakan *If Statement* 

## **b.** Case Statement

Program yang sama prioriti encoder dan decoder yang ditulis dengan *case statement* ditunjukan *script* 4.3 dan 4.4. Kode-kode tersebut mencantumkan semua kombinasi input yang mungkin dan nilai output yang sesuai.

```
architecture case_arch of prio_encoderis
begin
       process (r)
       begin
               case ris
                      when "1000" | "1001" | "1010" | "1011" | "1110" | "1110" | "1110" | "
               1111"=>
                              pcode <= "100";
                      when "0100" | "0101" | "0110" | "0111"=>
                              pcode <= "011";
                      when "0010" | "0011"=>
                              pcode <= "010";
                      when "0001"=>
                              pcode <= "001";
                      when others =>
                              pcode <= "000";
               end case;
       end process;
end case_ar ch;
```

Script 4. 3 Priority Encoder menggunakan Case statement

```
architecture case_ar ch of decoder _2_4 is
signal s: std_logoc_vector (2 downto 0);
begin
s <= en & a;
process (a)
begin
case sis
when "000" | "001" | "010" | "01" | =>
y <= "0001";
when "100"=>
y <= "0001";
when "101"=>
y <= "0010";
when "110"=>
y <= "0100";
when others =>
y <= "1000";
end case;
end process;
end case_arch;
```

Script 4. 4 Decoder menggunakan Case Statement

## 3. ALAT & BAHAN

- 1. PC yang sudah terinstal ISE 13.1
- 2. Xilinx Spartan 3
- 3. Downloader JTAG USB
- 4. Power Supply 5v

#### 4. LATIHAN

- a. Buatlah program decoder 2 to 4 dengan if dan case statement.
- b. Buatlah program Multiplex 4x1; 4 bit dengan if statement.
- c. Buatlah program simulasinya.
- d. Tampilkan hasil timing diagram simulasinya.

#### 5. HASIL PERCOBAAN

- 1. Decoder 2 to 4 dengan if dan case statement
  - a. if Statemenr
    - i. Kode VHDL

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity kode4a1 is
    port(a: in std logic vector(1 downto 0);
          en: in std logic;
           y: out std logic vector(3 downto 0));
end kode4a1;
architecture Behavioral of kode4a1 is
begin
    process(en, a)
    begin
        if (en='0') then y <="0000";</pre>
        elsif (a="00") then y <= "0001";</pre>
        elsif (a="01") then y <= "0010";</pre>
        elsif (a="10") then y <= "0100";</pre>
        else y <= "1000";</pre>
        end if;
    end process;
end Behavioral;
```

### ii. Kode Test Bench

```
LIBRARY ieee;
USE ieee.std_logic_1164.ALL;

ENTITY testLat4a1 IS
END testLat4a1;

ARCHITECTURE behavior OF testLat4a1 IS

-- Component Declaration for the Unit Under Test (UUT)

COMPONENT kode4a1
PORT(
        a : IN std_logic_vector(1 downto 0);
        en : IN std_logic;
        y : OUT std_logic_vector(3 downto 0)
        );
END COMPONENT;

--Inputs
signal a : std logic vector(1 downto 0) := (others => '0');
```

```
signal en : std logic := '0';
    --Outputs
   signal y : std logic vector(3 downto 0);
BEGIN
   -- Instantiate the Unit Under Test (UUT)
  uut: kode4a1 PORT MAP (
          a => a,
          en => en,
          y => y
        );
   -- Stimulus process
   stim proc a0: process
  begin
      wait for 50 ns;
        a(0) <= not a(0);
   end process;
   stim_proc_a1: process
  begin
      wait for 100 ns;
        a(1) \le not a(1);
  end process;
   stim_proc_en: process
  begin
      wait for 200 ns;
       en <= not en;
  end process;
END;
```

### iii. Timing Diagram



#### b. Case Statement

i. Kode VHDL

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity kodeLat4a2 is
    port( a: in std logic vector(1 downto 0);
            en: in std logic;
            y: out std logic vector(3 downto 0));
end kodeLat4a2;
architecture Behavioral of kodeLat4a2 is
    signal s: std logic vector(2 downto 0);
begin
   s <= en & a;
    process(s)
   begin
        case s is
        when "000"|"001"|"010"|"011" =>
            y<= "0000";
        when "100" =>
            y<= "0001";
        when "101" =>
            y<= "0010";
        when "110" =>
           y<= "0100";
        when others =>
           y<= "1000";
        end case;
    end process;
end Behavioral;
```

#### ii. Kode Test Bench

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
ENTITY testLat4a2 IS
END testLat4a2;
ARCHITECTURE behavior OF testLat4a2 IS
    -- Component Declaration for the Unit Under Test (UUT)
    COMPONENT kodeLat4a2
    PORT (
         a : IN std logic vector(1 downto 0);
         en : IN std logic;
        y : OUT std_logic_vector(3 downto 0)
        );
   END COMPONENT;
   --Inputs
   signal a : std logic vector(1 downto 0) := (others => '0');
   signal en : std logic := '0';
```

```
--Outputs
   signal y : std_logic_vector(3 downto 0);
BEGIN
    -- Instantiate the Unit Under Test (UUT)
   uut: kodeLat4a2 PORT MAP (
          a => a,
          en => en,
         y => y
        );
   -- Stimulus process
   stim_proc_a0: process
   begin
      wait for 50 ns;
        a(0) <= not a(0);
   end process;
    stim proc a1: process
   begin
      wait for 100 ns;
        a(1) <= not a(1);
   end process;
```

## iii. Timing Diagram



- 2. Buatlah program Multiplex 4x1; 4 bit dengan if statement.
  - a. if Statement
    - i. Kode VHDL

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity kodeLat4b1 is
    port(i: in std logic vector(3 downto 0);
          sel: in std logic vector(1 downto 0);
          y: out std logic);
end kodeLat4b1;
architecture Behavioral of kodeLat4b1 is
    signal s: std logic vector (1 downto 0);
begin
    s \le sel(1) & sel(0);
    process(s, i)
    begin
        if (s="00") then y <= i(0);</pre>
        elsif (s="01") then y <= i(1);</pre>
        elsif (s="10") then y \le i(2);
        else y <= i(3);
        end if;
    end process;
```

ii. Kode test bench

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
ENTITY test4b IS
END test4b;
ARCHITECTURE behavior OF test4b IS
    -- Component Declaration for the Unit Under Test (UUT)
    COMPONENT kodeLat4b1
    PORT (
         i: IN std logic vector(3 downto 0);
         sel : IN std logic vector(1 downto 0);
         y : OUT std logic
        );
    END COMPONENT;
   --Inputs
   signal i : std logic vector(3 downto 0) := (others => '0');
   signal sel : std logic vector(1 downto 0) := (others => '0');
    --Outputs
   signal y : std_logic;
BEGIN
    -- Instantiate the Unit Under Test (UUT)
   uut: kodeLat4b1 PORT MAP (
```

```
i => i,
          sel => sel,
          y => y
        );
   -- Stimulus process
   stim proc i0: process
   begin
      wait for 15 ns;
         i(0) \le not i(0);
   end process;
    stim_proc_i1: process
   begin
      wait for 30 ns;
         i(1) <= not i(1);
   end process;
    stim proc i2: process
   begin
      wait for 60 ns;
         i(2) \le not i(2);
   end process;
    stim proc i3: process
   begin
      wait for 120 ns;
         i(3) \le not i(3);
   end process;
    stim proc sel0: process
   begin
      wait for 240 ns;
         sel(0) <= not sel(0);</pre>
   end process;
    stim_proc_sel1: process
   begin
      wait for 480 ns;
         sel(1) <= not sel(1);
   end process;
END;
```

# iii. Timing Diagram



# 6. ANALISA

|                                                                             |                                                                         | 0  | 10             | No. Date:                                        |  |  |
|-----------------------------------------------------------------------------|-------------------------------------------------------------------------|----|----------------|--------------------------------------------------|--|--|
| B                                                                           | Berdasarkan praktikum tersebut diketahui bahwa penggunaan if statemant  |    |                |                                                  |  |  |
| diawali dengan process() sebagii de klanusi nilai. Untuk ponulisannya yaitu |                                                                         |    |                |                                                  |  |  |
| if a = "00" then y <= "0000"; dimana a marupakan input, don y               |                                                                         |    |                |                                                  |  |  |
| merupakan output. Untuk ketentuan selanjahnya menggunakan else lalu         |                                                                         |    |                |                                                  |  |  |
| dilanjut dengan output your tersica.                                        |                                                                         |    |                |                                                  |  |  |
|                                                                             |                                                                         |    |                | 77                                               |  |  |
| Laly unluk pengganaan case statement sendiri hampir sana dargan it          |                                                                         |    |                |                                                  |  |  |
| Statement namum cara penalisannya di aurali derapa case s is, selanjulnya   |                                                                         |    |                |                                                  |  |  |
| when "loo" => y \( Z= "0001". Pengan botterangen s setagai input dan        |                                                                         |    |                |                                                  |  |  |
| y                                                                           | y sebagai autput. Lalu terakhir dagat menyamakan when others.           |    |                |                                                  |  |  |
|                                                                             |                                                                         |    |                |                                                  |  |  |
| 1/0                                                                         | Pada praktikum multiplexer 4 x 1 birtungs; untip munqubah output singal |    |                |                                                  |  |  |
| tergranhung dari switch yang ada, Vintux tabel kebenaran sebagai berikut:   |                                                                         |    |                |                                                  |  |  |
| ļ                                                                           |                                                                         |    | (5.)           |                                                  |  |  |
| -                                                                           | 5,                                                                      | 50 | Output         | D merupakan data dari setiap sinyal input        |  |  |
| -                                                                           | 0                                                                       | 0  | 00             | s merupakan switch untuk menaganti smyal ya ada. |  |  |
| -                                                                           | 0                                                                       |    | Di             | 2 maruphon output you nitainly pada for bada     |  |  |
| -                                                                           | 1                                                                       | 0  | D <sub>2</sub> | data wang ada                                    |  |  |
| -                                                                           | 1                                                                       |    | 103            |                                                  |  |  |
| 1                                                                           |                                                                         |    |                |                                                  |  |  |

# 7. KESIMPULAN

|       | Berdasarkan praktikum tersebut dapat disimpulkan bahwa trap statemen                                                                   |
|-------|----------------------------------------------------------------------------------------------------------------------------------------|
| Ti ko | menitiki kelebihan dan kekuranan Untuk It statement menanggarangga                                                                     |
|       | Memiliki kelebihan dan kekurangan. Untuk 17 statement menggunakan<br>Penulisan sumtax if, elsif, else yang lebih sedikit deripada case |
|       | statement.                                                                                                                             |
|       |                                                                                                                                        |
|       |                                                                                                                                        |

# 8. REFERENSI

- 1. FPGA Prototyping by VHDL Example. Xilinx Spartan-3. Pong P. Chu
- 2. Haskell, Richard and Darrin, Learning By Example Using VHDL Advanced Digital Design With a NEXYS 2TM FPGA Board, 2009,Oakland university Rochester, Michigan, ISBN 978-0-9801337-4-5.